12. Buatlah
rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan
ketentuan input B0=0, B1=1, B2=don’t
care, B3=don’t care, B4=0, B5=don’t care, B6=clock
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja [Kembali]
JK Flip Flop
Berdasarkan kondisi bahwa input B0=0, B1=1, B2=don’t care, dan B3=don’t care. Pada IC 74LS112 terlihat input R, S, dan CLK merupakan aktif low, ketika B1=1 dihubungkan kepada input s maka s tidak akan mempengaruhi input, S akan aktif jika input B1=0 dikarenakan S aktif low. Sedangkan pada B0= 0 terhubung kepada input R maka rangkaian R-S pada JK Flip Flop akan aktif dimana R akan mereset output atau Q akan bernilai 0 dan Q' akan bernilai 1. Dikarenakan rangkaian R-S aktif maka input J-K tidak akan mempengaruhi output atau bernilai dont care.
D Flip Flop
Sama halnya dengan JK Flip Flop, Pada IC 7474 terlihat input R dan S merupakan aktif low, ketika B1=1 dihubungkan kepada input s maka s tidak akan mempengaruhi input, S akan aktif jika input B1=0 dikarenakan S aktif low. Sedangkan pada B0= 0 terhubung kepada input R maka rangkaian R-S pada JK Flip Flop akan aktif dimana R akan mereset output atau Q akan bernilai 0 yang membuat led D1 tidak menyala dan Q' akan bernilai 1 yang membuat led D1 menyala. Dikarenakan rangkaian R-S aktif maka input D tidak akan mempengaruhi output atau bernilai dont care meskipun pada CLK diberikan triger berupa sinyal clock.
5. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar